Conozca el FPGA AMD Spartan™ UltraScale+™
Alta E/S, bajo consumo, funciones de seguridad de última generación
Conozca el FPGA AMD Spartan™ UltraScale+™
Alta E/S, bajo consumo, funciones de seguridad de última generación
El FPGA AMD Spartan™ UltraScale+™ ayuda a los diseñadores con su necesidad cada vez mayor de dispositivos seguros capaces de procesar grandes volúmenes de datos. Con más dispositivos y sensores conectados en el borde, los FPGA Spartan UltraScale+ ayudan a los diseñadores a superar rápidamente los desafíos mediante la combinación de bajo costo, eficiencia energética y características de seguridad modernas. Con densidades que van desde 11 000 hasta 218 000 celdas lógicas, y hasta 572 E/S, los FPGA Spartan UltraScale+ se destacan en una amplia gama de casos de uso, desde la expansión de E/S y la gestión de placas hasta el procesamiento y el control de sensores.
Desde aplicaciones de visión artificial hasta industriales, de atención médica, de centros de datos y de medios de difusión, la versatilidad y la eficiencia proporcionadas por los FPGA Spartan UltraScale+ proporcionan soluciones sólidas para una amplia variedad de entornos y necesidades. Los desarrolladores pueden aprovechar la arquitectura AMD UltraScale™, que permite la ampliación a otras familias de 16 nm, así como la gama completa de productos. Equipados con transceptores de alta velocidad, una considerable memoria integrada y externa, y PCIe® Gen4, los FPGA Spartan UltraScale+ ofrecen una solución de eficacia comprobada para su siguiente proyecto.

FPGA de alta E/S, bajo consumo, funciones de seguridad de última generación
Acelere su llegada al mercado con las herramientas de eficacia comprobada de AMD Vivado™
Realice el diseño una vez con un proveedor de confianza
1 Con base en análisis internos de AMD de diciembre del 2023, que comparaban la proporción total de E/S a celdas lógicas para AMD Spartan™ UltraScale+™ en relación con las generaciones anteriores de FPGA de costos optimizados de AMD. (SUS-001)
2 La proyección se basa en análisis de laboratorio internos de AMD en enero del 2024, que calculaban el consumo total (potencia estática más dinámica) con base en la diferencia de lógica del recuento de celdas de un FPGA AMD Artix™ UltraScale+™ AU7P, a fin de calcular el consumo de un FPGA AMD Spartan™ UltraScale+™ SU35P de 16 nm en comparación con un FPGA AMD Artix™ 7 7A35T de 28 nm, mediante la herramienta Xilinx Power Estimator (XPE) versión 2023.1.2. Los cálculos y las proyecciones de potencia total variarán cuando los productos se lancen al mercado y se basarán en el diseño, la configuración, el uso y otros factores. (SUS-003)
