¿Necesita más?
| Cantidad | Precio en USD |
|---|---|
| 1+ | $6.810 |
| 10+ | $6.110 |
| 25+ | $5.570 |
| 50+ | $5.210 |
| 100+ | $4.840 |
| 250+ | $4.050 |
| 500+ | $3.940 |
Información del producto
Resumen del producto
AS7C34098A-12TIN es un dispositivo de memoria de acceso aleatorio estático (SRAM) CMOS de 4,194,304 bits de alto rendimiento organizado en 262,144 palabras × 16 bits. Está diseñado para aplicaciones de memoria donde se desea acceso rápido a datos, bajo consumo e interfaz sencilla. Un ciclo de lectura se logra al afirmar la habilitación de salida (OE activo-bajo) y la habilitación de chip (CE activo-bajo), con la habilitación de escritura (WE activo-bajo) alta. El chip controla los pines de E/S con la palabra de datos referenciada por la dirección de entrada. Cuando la habilitación del chip o la habilitación de salida están inactivas, o la habilitación de escritura está activa, los controladores de salida permanecen en modo de alta impedancia. El dispositivo proporciona múltiples pines centrales de alimentación y tierra, y controles de habilitación de bytes separados, lo que permite escribir y leer bytes individuales. La LB activa baja controla los bits inferiores, I/O1–I/O8, y la UB activa baja controla los bits superiores, I/O9–I/O16.
- Pin Compatible con AS7C34098
- Pines de alimentación y tierra centrales, alta velocidad
- Bajo consumo de energía, 650mW/máx. a 10ns activo, 28.8mW/máx. CMOS en espera
- Controles de lectura y escritura de bytes individuales
- Fácil expansión de memoria con entradas CE activas bajas y OE activas bajas
- E/S de tres estados compatible con TTL y CMOS
- La protección ESD ≥2000 volts
- Corriente de enganche ≥200mA
- Tiempo de acceso de 12ns, paquete TSOP 2
- Rango de temperatura industrial de -40°C a 85°C
Especificaciones técnicas
Asíncrono
256K x 16bit
44Pines
3.6
-
-40
-
No SVHC (27-Jun-2024)
4
TSOP-II
3
3.3
Surface Mount
85
MSL 3 - 168 hours
Documentos técnicos (1)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto