¿Necesita más?
Cantidad | Precio en USD |
---|---|
1+ | $7.350 |
10+ | $7.350 |
25+ | $7.350 |
50+ | $7.350 |
100+ | $7.350 |
250+ | $7.350 |
500+ | $7.340 |
Información del producto
Resumen del producto
El ADCLK846 es un búfer de fan-out LVDS/CMOS optimizado para una operación de baja fluctuación y baja potencia. Las posibles configuraciones van desde 6 LVDS hasta 12 salidas CMOS, incluidas combinaciones de salidas LVDS y CMOS. Se utilizan dos líneas de control para determinar si los bloques fijos de salidas son salidas LVDS o CMOS. La entrada de reloj acepta varios tipos de niveles lógicos diferenciales y de terminación única, incluidos LVPECL, LVDS, HSTL, CML y CMOS. Es ampliamente utilizado en aplicaciones tales como distribución de reloj de baja fluctuación, restauración de señal de reloj y datos, traducción de nivel, comunicaciones inalámbricas, comunicaciones por cable, imágenes médicas e industriales, ATE e instrumentación de alto rendimiento, etc.
- Hasta 6 salidas LVDS (1.2GHz) o 12 CMOS (250MHz)
- La fluctuación aleatoria integrada (LVDS) es 54fs rms típica a (BW = 12KHz a 20MHz, CLK = 1000MHz)
- La fluctuación aleatoria de banda ancha (CMOS) es 100fs rms típica en (giro de entrada = 2V/ns)
- El retraso de propagación (LVDS) es de 2ns típico en (VICM = VREF, VID = 0.5V)
- El tiempo de subida/bajada de salida (LVDS) es de 135ps típico
- La inclinación de salida a salida (LVDS) es 65ps típico
- Modo de suspensión, control programable por pin
- La fuente de alimentación es de 1.8V típica
- La temperatura de funcionamiento es de -40°C a +85°C
- El estilo del paquete es LFCSP de 24 terminales
Notas
Los productos ADI solo están autorizados (y vendidos) para su uso por parte del cliente y no deben revenderse ni transmitirse de otro modo a ningún tercero.
Especificaciones técnicas
Fanout Clock Buffer
6Salidas
1.89
24Pines
85
-
No SVHC (21-Jan-2025)
1.2
1.71
LFCSP
-40
-
MSL 3 - 168 hours
Documentos técnicos (3)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto