¿Necesita más?
Cantidad | Precio en USD |
---|---|
1+ | $6.790 |
10+ | $6.790 |
25+ | $6.790 |
50+ | $6.790 |
100+ | $6.790 |
250+ | $6.790 |
500+ | $6.790 |
Información del producto
Resumen del producto
MT41K256M16TW-107 AUT:P es una SDRAM DDR3. Utiliza una arquitectura de doble velocidad de datos para lograr un funcionamiento de alta velocidad. La arquitectura de doble velocidad de datos es una arquitectura de captación previa de 8n con una interfaz diseñada para transferir dos palabras de datos por ciclo de reloj en los pines de E/S. Una sola operación de lectura o escritura para la SDRAM DDR3 consiste en una única transferencia de datos de cuatro ciclos de reloj de 8n bits de ancho en el núcleo DRAM interno y ocho transferencias de datos correspondientes de medio ciclo de reloj de n bits de ancho en los pines de E/S.
- Configuración de 256 Meg x 16, velocidad de datos de 1866MT/s, certificación automotriz
- El estilo de empaque es FBGA de 96 bolas
- El tiempo (tiempo de ciclo) es de 1.07ns en CL = 13 (DDR3-1866)
- El rango de temperatura ultra alta es de –40 °C a +125 °C, registro multipropósito
- El rango de voltaje de suministro es de 1.283V a 1.45V, calibración del controlador de salida
- Luz estroboscópica de datos bidireccional diferencial, arquitectura de captación previa de 8 bits
- Entradas de reloj diferencial (CK, CK#), 8 bancos internos
- Latencia CAS (LECTURA) programable (CL), latencia CAS (ESCRITURA) programable (CWL)
- BC4 o BL8 seleccionable sobre la marcha (OTF), modo de actualización automática
- Temperatura de autoactualización (SRT), autoactualización automática (ASR)
Especificaciones técnicas
DDR3L
4
256M x 16bit
933
TFBGA
1.35
1.07ns
125
No SVHC (17-Jan-2023)
4Gbit
256M x 16bit
933MHz
TFBGA
96Pines
Surface Mount
-40
-
Documentos técnicos (1)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto