¿Necesita más?
| Cantidad | Precio en USD |
|---|---|
| 1+ | $12.330 |
| 10+ | $11.470 |
| 25+ | $11.120 |
Información del producto
Resumen del producto
MT48H32M16LFB4-6 IT:C es una SDRAM LPSDR móvil. Es una memoria de acceso aleatorio dinámica CMOS de alta velocidad que contiene 536,870,912 bits. Está configurado internamente como una DRAM de cuatro bancos con una interfaz síncrona (todas las señales se registran en el borde positivo de la señal de reloj, CLK). Este LPSDR móvil ofrece avances sustanciales en el rendimiento operativo de DRAM, incluida la capacidad de ráfaga de datos sincrónica a una alta velocidad de datos con generación automática de direcciones de columna, la capacidad de intercalar entre bancos internos para ocultar el tiempo de precarga y la capacidad de cambiar aleatoriamente las direcciones de columna en cada ciclo de reloj durante un acceso de ráfaga.
- Voltaje de funcionamiento de 1.8V/1.8V, configuración de 32Meg x 16
- Direccionamiento estándar, 6ns, tCK CL = tiempo de 3 ciclos
- Totalmente sincrónico; todas las señales se registran en el borde positivo del reloj del sistema
- Operación interna canalizada; la dirección de la columna se puede cambiar en cada ciclo de reloj
- Cuatro bancos internos para funcionamiento simultáneo, intensidad de salida seleccionable (DS)
- Precarga automática, incluye precarga automática simultánea, actualización automática y modos de autoactualización
- Entradas y salidas compatibles con LVTTL, sensor de temperatura en chip para controlar la frecuencia de actualización automática
- Actualización automática de matriz parcial (PASR), apagado profundo (DPD)
- Rango de temperatura de funcionamiento industrial de -40 °C a +85 °C, estilo de paquete VFBGA de 54 bolas
Especificaciones técnicas
LPSDR móvil
512Mbit
32M x 16bit
166MHz
VFBGA
1.8
6ns
85
MSL 3 - 168 hours
512
32M x 16bit
166
VFBGA
54Pines
Surface Mount
-40
-
No SVHC (17-Jan-2023)
Documentos técnicos (1)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto