Imprimir página
La imagen solo tiene fines ilustrativos. Consulte la descripción del producto.
FabricanteNEXPERIA
No. Parte Fabricante74LVC1G125GW,125.
No. Parte Newark26AC8700
Hoja de datos técnicos
201,000 En Stock
¿Necesita más?
Entrega en 2-4 días hábiles
¿Necesita más?
Cantidad | Precio en USD |
---|---|
3000+ | $0.032 |
6000+ | $0.031 |
12000+ | $0.031 |
Precio para:Cada (Empaquetado en Rollo Completo)
Mínimo: 3000
Múltiple: 3000
$96.00
Agregar número de pieza /nota de línea
Se agregó a su confirmación de pedido, factura y nota de envío solo para este pedido.
Este número se agregará a la confirmación del pedido, la factura, la nota de envío, el correo electrónico de confirmación y la etiqueta del producto.
Información del producto
FabricanteNEXPERIA
No. Parte Fabricante74LVC1G125GW,125.
No. Parte Newark26AC8700
Hoja de datos técnicos
Tipo de Dispositivo LógicoBuffer / Line Driver, Non Inverting
Familia Lógica / Número Base74LVC1G125
Circuito Lógico, TipoTSSOP
Estuche / Paquete CITSSOP
No. de Pines5Pines
Tensión de Alimentación Mín.1.65
Tensión de Alimentación Máx.5.5
Familia Lógica de CI74LVC
Número Base de Lógica de Circuito Integrado741G125
Temperatura de Trabajo Mín.-40
Temperatura de Trabajo Máx.125
Calificación-
Rango de Producto-
Norma de Cualificación Automotriz-
Nivel de Sensibilidad a la Humedad (MSL)MSL 1 - Unlimited
Sustancia Extremadamente Preocupante (SVHC)No SVHC (21-Jan-2025)
Resumen del producto
The 74LVC1G125GW is a non-inverting buffer/Line Driver with 3-state output. The 3-state output is controlled by the output enable input (OE). A high-level at pin OE causes the output to assume a high-impedance off-state. The input can be driven from either 3.3 or 5V devices. This feature allows the use of this device in a mixed 3.3 and 5V environment. This device is fully specified for partial power-down applications using IOFF. The IOFF circuitry disables the output, preventing the damaging backflow current through the device when it is powered down.
- High noise immunity
- ±24mA Output drive (VCC=3V)
- CMOS Low power consumption
- Inputs accept voltages up to 5V
- Latch-up performance exceeds 250mA
- Direct interface with TTL levels
- Complies with JEDEC standard
Especificaciones técnicas
Tipo de Dispositivo Lógico
Buffer / Line Driver, Non Inverting
Circuito Lógico, Tipo
TSSOP
No. de Pines
5Pines
Tensión de Alimentación Máx.
5.5
Número Base de Lógica de Circuito Integrado
741G125
Temperatura de Trabajo Máx.
125
Rango de Producto
-
Nivel de Sensibilidad a la Humedad (MSL)
MSL 1 - Unlimited
Familia Lógica / Número Base
74LVC1G125
Estuche / Paquete CI
TSSOP
Tensión de Alimentación Mín.
1.65
Familia Lógica de CI
74LVC
Temperatura de Trabajo Mín.
-40
Calificación
-
Norma de Cualificación Automotriz
-
Sustancia Extremadamente Preocupante (SVHC)
No SVHC (21-Jan-2025)
Documentos técnicos (3)
Legislación y medioambiente
US ECCN:Unknown
EU ECCN:Unknown
Conforme a RoHS:Sí
RoHS
Cumplimiento de ftalatos con respecto a la restricción de sustancias peligrosas (RoHS):Sí
RoHS
Valor de sustancia extremadamente preocupante:No SVHC (21-Jan-2025)
Descargue el certificado de cumplimiento del producto
Certificado de conformidad del producto