¿Necesita más?
| Cantidad | Precio en USD |
|---|---|
| 1+ | $6.810 |
| 10+ | $6.110 |
| 25+ | $5.570 |
| 50+ | $5.210 |
| 100+ | $4.840 |
| 250+ | $4.050 |
| 500+ | $3.940 |
Información del producto
Resumen del producto
AS7C34096A-12TIN es un dispositivo de memoria de acceso aleatorio estático (SRAM) CMOS de 4,194,304 bits de alto rendimiento organizado en 524,288 palabras × 8 bits. Está diseñado para aplicaciones de memoria donde se desea acceso rápido a datos, bajo consumo e interfaz sencilla. Los tiempos de ciclo y acceso a direcciones iguales (tAA, tRC, tWC) de 10/12/15/20ns con tiempos de acceso de habilitación de salida (tOE) de 4/5/6/7ns son ideales para aplicaciones de alto rendimiento. La entrada de habilitación de chip CE permite una fácil expansión de la memoria con sistemas de memoria de múltiples bancos. Cuando el CE activo bajo es alto el dispositivo ingresa al modo de espera. Se garantiza que el dispositivo no superará los 28.8mW de consumo de energía en el modo de espera CMOS. Todas las entradas y salidas del chip son compatibles con TTL y el funcionamiento se realiza con una única tensión de alimentación de 3.3V..
- Organización: 524,288 palabras × 8 bits, pines de alimentación y tierra centrales
- Alta velocidad, igualdad de acceso y tiempos de ciclo
- Bajo consumo de energía, 650mW/máx. a 10ns activo, 28.8mW/máx. CMOS en espera
- Fácil expansión de memoria con entradas CE activas bajas y OE activas bajas
- E/S de tres estados compatible con TTL
- La protección ESD ≥2000 volts
- Corriente de enganche ≥200mA
- El tiempo de acceso es de 12ns.
- Paquete TSOP 2
- Rango de temperatura industrial de -40°C a 85°C
Especificaciones técnicas
Asíncrono
512K x 8bit
44Pines
3.6
-
-40
-
No SVHC (27-Jun-2024)
4
TSOP-II
3
3.3
Surface Mount
85
MSL 3 - 168 hours
Documentos técnicos (1)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto