¿Necesita más?
Cantidad | Precio en USD |
---|---|
1+ | $33.210 |
10+ | $25.030 |
25+ | $23.780 |
50+ | $22.740 |
100+ | $21.810 |
250+ | $21.730 |
500+ | $21.650 |
Información del producto
Resumen del producto
El HMC7043 es un búfer de distribución en abanico de alto rendimiento. Está diseñado para cumplir con los requisitos de los diseños de estaciones base GSM y LTE multiportadora, y ofrece una amplia gama de características de distribución y administración de reloj para simplificar los diseños de árbol de reloj de tarjeta de radio y banda base. Proporciona 14 salidas configurables y de bajo ruido para ofrecer flexibilidad en la interfaz con muchos componentes diferentes en un sistema de estación transceptora base (BTS), como convertidores de datos, osciladores locales, módulos de transmisión/recepción, conjuntos de puertas programables en campo (FPGA) y dispositivos digitales. ASIC de front-end. Puede generar hasta siete pares de relojes DCLK y SYSREF según los requisitos de la interfaz JESD204B. El diseñador del sistema puede generar una cantidad menor de pares DCLK y SYSREF y configurar las rutas de señal de salida restantes para fase y frecuencia independientes. Se utiliza en aplicaciones como infraestructura celular (GSM multiportadora, LTE, W-CDMA), sincronización de convertidores de datos, distribución de referencia de matriz de fases y tarjetas de banda base de microondas.
- La fluctuación aditiva RMS es típica de 15fs rms en (fCLKOUT = 2457.6MHz, BW = 12KHz a 20MHz)
- El ruido de fase absoluto (compensación = 20MHz) es -155.2dBc/Hz típico a (fCLKOUT = 983.04MHz)
- Pulsos de referencia del sistema compatible con JESD204B (SYSREF)
- Piso de ruido ajustable programable por SPI versus consumo de energía
- Interrupción válid SYSRF para simplificar sincronización JESD204B
- Pin RFSYNCIN o disparador SYNC controlado por SPI para sincronización de salida de JESD204B
- Indicador de estado/alarma GPIO para determinar el estado del sistema
- Entrada de reloj para soportar hasta 6GHz
- La temperatura de funcionamiento es de -40°C a +85°C
- El estilo de empaque es escala de chip de marco de plomo de 48 terminales [LFCSP]
Notas
Los productos ADI solo están autorizados (y vendidos) para su uso por parte del cliente y no deben revenderse ni transmitirse de otro modo a ningún tercero.
Especificaciones técnicas
Fanout Buffer
LFCSP-EP
48Pines
3.465
7043
85
-
MSL 3 - 168 hours
HMC7043LP
LFCSP-EP
3.135
HMC7043
-40
-
-
No SVHC (21-Jan-2025)
Documentos técnicos (2)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto