¿Necesita más?
| Cantidad | Precio en USD |
|---|---|
| 1+ | $16.550 |
| 5+ | $16.550 |
| 10+ | $16.550 |
| 25+ | $16.550 |
| 50+ | $16.550 |
| 100+ | $16.550 |
Información del producto
Resumen del producto
LIFCL-17-8MG121I es una familia de FPGA de bajo consumo CrossLink™-NX. Se puede utilizar en una amplia gama de aplicaciones y está optimizado para cubrir las necesidades de procesamiento y conexión en aplicaciones de visión integrada, lo que admite una variedad de interfaces de pantalla y sensor de alto ancho de banda, procesamiento de video e inferencia de aprendizaje automático. Está construido sobre la plataforma FPGA Lattice Nexus, utilizando tecnología FD-SOI de 28nm de bajo consumo. Combina la extrema flexibilidad de un FPGA con el bajo consumo y la alta confiabilidad (debido al SER extremadamente bajo) de la tecnología FD-SOI, y ofrece opciones de paquetes de tamaño pequeño. CrossLink-NX admite una variedad de interfaces, incluidas MIPI D-PHY (CSI-2, DSI), LVDS, SLVS, subLVDS, PCI Express, SGMII (Gigabit Ethernet) y más. Las características de procesamiento de CrossLink-NX incluyen hasta 39K celdas lógicas, 56 multiplicadores de 18x18, 2.9Mb de memoria integrada (que consta de bloques EBR y LRAM), memoria distribuida, interfaces DRAM (compatibles con DDR3, DDR3L, LPDDR2 y LPDDR3 hasta 1066 Mbps x 16 de ancho de datos).
- Celda lógica de 17k, admite hasta 1.8V VCCIO
- Interfaces D-PHY suaves adicionales compatibles con sysI/O de alto rendimiento (HP)
- El sistema programable sysI/O admite una amplia variedad de interfaces
- Modo de impedancia controlada, compatibilidad con LVDS emulado, conexión en caliente
- Modo de bajo consumo para desafíos de potencia y/o térmicos, modo de alto rendimiento para un procesamiento más rápido
- Compatibilidad con interfaz de bus interna, bus de control APB, AHB-Lite para bus de datos, transmisión AXI4
- Bus de control APB, AHB-Lite para bus de datos, transmisión AXI4
- Tasa de error suave (SER) extremadamente baja gracias a la tecnología FDSOI
- Oscilador en chip para inicialización y uso general
- Paquete csfBGA de 121 bolas, rango de temperatura industrial de -40 a 100 °C
Especificaciones técnicas
FPGA basado en SRAM
CSFBGA
8
28nm
-40
-
MSL 3 - 168 hours
DLL, PLL
950
3.3
-
17000
325.2
17000
121Pines
-
Surface Mount
100
-
No SVHC (25-Jun-2025)
1.05
CrossLink-NX
CSFBGA
17000
8
80
Documentos técnicos (1)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto