¿Necesita más?
Cantidad | Precio en USD |
---|---|
1+ | $3.430 |
10+ | $3.190 |
25+ | $3.190 |
50+ | $3.190 |
100+ | $2.970 |
250+ | $2.970 |
500+ | $2.970 |
Información del producto
Resumen del producto
MT41K256M16TW-107:P es una SDRAM DDR3L (1.35V). La arquitectura de doble velocidad de datos es una arquitectura de captación previa de 8n con una interfaz diseñada para transferir dos palabras de datos por ciclo de reloj en los pines de E/S. Una sola operación de lectura o escritura para la SDRAM DDR3 consiste efectivamente en una única transferencia de datos de cuatro ciclos de reloj y 8n bits de ancho en el núcleo DRAM interno y ocho transferencias de datos correspondientes de medio ciclo de reloj y n bits de ancho en los pines de E/S. La luz estroboscópica de datos diferencial (DQS, DQS#) se transmite externamente, junto con los datos, para su uso en la captura de datos en el receptor de entrada SDRAM DDR3. DQS está alineado al centro con los datos de ESCRITURA. Los datos leídos se transmiten mediante la SDRAM DDR3 y se alinean con los bordes de las luces estroboscópicas de datos. La SDRAM DDR3 funciona desde un reloj diferencial (CK y CK#). El cruce de CK hacia ALTO y CK# hacia BAJO se conoce como flanco positivo de CK. Las señales de control, comando y dirección se registran en cada flanco positivo de CK.
- Configuración de 256 Megas x 16, tCK = 1,07 ns, CL = grado de velocidad 13, velocidad de datos de 1866MT/s
- 13-13-13 objetivo tRCD-tRP-CL, 13.91ns tRCD, 13.91ns tRP, 13.91ns CL, recuento de actualización de 8K
- Dirección de fila de 32K (A[14:0]), dirección de banco de 8 (BA[2:0]), dirección de columna de 1K (A[9:0]), tamaño de página de 2KB
- VDD = VDDQ = 1.35V (1.283 a 1.45V), compatible con versiones anteriores de VDD = VDDQ = 1.5V ±0.075V
- Admite dispositivos DDR3L para ser compatibles con versiones anteriores en aplicaciones de 1.5V
- Luz estroboscópica de datos bidireccional diferencial, arquitectura de captación previa de 8 bits
- Entradas de reloj diferencial (CK, CK#), 8 bancos internos, modo de actualización automática
- Terminación integrada (ODT) nominal y dinámica para señales de datos, estroboscópicas y de máscara
- Latencia CAS programable, latencia aditiva CAS publicada programable, latencia CAS programable
- Paquete FBGA de 96 bolas, rango de temperatura de funcionamiento comercial de 0 a 95 °C
Especificaciones técnicas
DDR3L
4
256M x 16bit
933
TFBGA
1.35
Surface Mount
95
MSL 3 - 168 hours
4Gbit
256M x 16bit
933MHz
TFBGA
96Pines
1.07ns
0
-
No SVHC (17-Jan-2023)
Documentos técnicos (1)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto