Imprimir página
La imagen solo tiene fines ilustrativos. Consulte la descripción del producto.
FabricanteMICRON
No. Parte FabricanteMT46H16M32LFB5-6 AIT:C
No. Parte Newark80AH8086
Hoja de datos técnicos
2,476 En Stock
¿Necesita más?
Envío el mismo día
Haga el pedido antes de las 9 p.m., hora estándar del este, para un envío normal
Disponible en la cantidad indicada
Cantidad | Precio en USD |
---|---|
1+ | $3.990 |
10+ | $3.990 |
25+ | $3.990 |
50+ | $3.990 |
100+ | $3.990 |
250+ | $3.990 |
500+ | $3.990 |
Precio para:Cada
Mínimo: 1
Múltiple: 1
$3.99
Agregar número de pieza /nota de línea
Se agregó a su confirmación de pedido, factura y nota de envío solo para este pedido.
Este número se agregará a la confirmación del pedido, la factura, la nota de envío, el correo electrónico de confirmación y la etiqueta del producto.
Información del producto
FabricanteMICRON
No. Parte FabricanteMT46H16M32LFB5-6 AIT:C
No. Parte Newark80AH8086
Hoja de datos técnicos
Tipo de DRAMLPDDR móvil
Densidad de DRAM512Mbit
Densidad de Memoria512
Configuración de Memoria16M x 32bit
Configuración Memoria DRAM16M x 32bit
Frecuencia Max de Reloj166
Frecuencia de Reloj166MHz
Memoria, TipoVFBGA
Estuche / Paquete CIVFBGA
No. de Pines90Pines
Tensión de Alimentación Nom.1.8
IC, MontajeSurface Mount
Tiempo de Acceso6ns
Temperatura de Trabajo Mín.-40
Temperatura de Trabajo Máx.105
Rango de Producto-
Sustancia Extremadamente Preocupante (SVHC)No SVHC (17-Jan-2023)
Resumen del producto
MT46H16M32LFB5-6 AIT:C is a mobile LPDDR SDRAM. The 512Mb mobile low-power DDR SDRAM is a high-speed CMOS, dynamic random-access memory containing 536,870,912 bits. It is internally configured as a quad-bank DRAM. Each of the x16’s 134,217,728-bit banks are organized as 8192 rows by 1024 columns by 16 bits. Each of the x32’s 134,217,728-bit banks are organized as 8192 rows by 512 columns by 32 bits.
- 1.8/1.8V operating voltage, differential clock inputs (CK and CK#)
- Bidirectional data strobe per byte of data (DQS)
- Internal, pipelined double data rate (DDR) architecture; two data accesses per clock cycle
- Commands entered on each positive CK edge, clock stop capability
- DQS edge-aligned with data for READs; center aligned with data for WRITEs
- 4 internal banks for concurrent operation, data masks (DM) for masking write data; one mask per byte
- Programmable burst lengths (BL): 2, 4, 8, or 16, concurrent auto precharge option is supported
- Auto refresh and self refresh modes, 1.8V LVCMOS-compatible inputs
- 166MHz clock rate, 6.0ns access time, 16 Meg x 32 configuration, JEDEC-standard addressing
- 90-ball VFBGA package, -40°C to +85°C automotive operating temperature range
Especificaciones técnicas
Tipo de DRAM
LPDDR móvil
Densidad de Memoria
512
Configuración Memoria DRAM
16M x 32bit
Frecuencia de Reloj
166MHz
Estuche / Paquete CI
VFBGA
Tensión de Alimentación Nom.
1.8
Tiempo de Acceso
6ns
Temperatura de Trabajo Máx.
105
Sustancia Extremadamente Preocupante (SVHC)
No SVHC (17-Jan-2023)
Densidad de DRAM
512Mbit
Configuración de Memoria
16M x 32bit
Frecuencia Max de Reloj
166
Memoria, Tipo
VFBGA
No. de Pines
90Pines
IC, Montaje
Surface Mount
Temperatura de Trabajo Mín.
-40
Rango de Producto
-
Documentos técnicos (1)
Legislación y medioambiente
US ECCN:EAR99
EU ECCN:Unknown
Conforme a RoHS:Sí
RoHS
Cumplimiento de ftalatos con respecto a la restricción de sustancias peligrosas (RoHS):Sí
RoHS
Valor de sustancia extremadamente preocupante:No SVHC (17-Jan-2023)
Descargue el certificado de cumplimiento del producto
Certificado de conformidad del producto