¿Necesita más?
Cantidad | Precio en USD |
---|---|
1+ | $4.780 |
10+ | $4.460 |
25+ | $4.330 |
50+ | $4.220 |
100+ | $4.060 |
250+ | $3.980 |
500+ | $3.890 |
Información del producto
Resumen del producto
MT48LC16M16A2P-6A:G es una SDRAM SDR. La SDRAM de 256 Mb es una memoria de acceso aleatorio dinámica CMOS de alta velocidad que contiene 268.435,456 bits. Está configurado internamente como una DRAM de cuatro bancos con una interfaz síncrona (todas las señales se registran en el borde positivo de la señal de reloj, CLK). Cada uno de los bancos de 67,108,864 bits del x4 está organizado como 8192 filas por 2048 columnas de 4bits. Cada uno de los bancos de 67,108,864 bits del x8 está organizado como 8192 filas por 1024 columnas por 8 bits. Cada uno de los bancos de 67,108,864 bits del x16 está organizado como 8192 filas por 512 columnas por 16 bits. La SDRAM de 256Mb está diseñada para funcionar en sistemas de memoria de 3.3V. Se proporciona un modo de actualización automática, junto con un modo de ahorro y apagado de energía. TTodas las entradas y salidas son compatibles con LVTTL.
- Totalmente sincrónico; todas las señales se registran en el borde positivo del reloj del sistema
- Operación interna canalizada; la dirección de la columna se puede cambiar en cada ciclo de reloj
- Banco interno para ocultar el acceso a la fila/precarga
- Precarga automática, incluye modos simultáneos de precarga automática y actualización automática
- Entradas y salidas compatibles con LVTTL
- Fuente de alimentación única de 3.3V ± 0.3V
- Frecuencia de reloj de 167MHz, tiempo de ciclo: 6ns en CL = 3 (solo x8, x16)
- Arquitectura de 16 Megas x 16
- Paquete TSOP II de 54 pines
- Rango de temperatura de funcionamiento comercial de 0°C a +70°C
Especificaciones técnicas
SDR
256
16M x 16bit
166MHz
TSOP-II
3.3
Surface Mount
70
MSL 3 - 168 hours
256Mbit
16M x 16bit
166
TSOP
54Pines
6ns
0
-
No SVHC (17-Jan-2023)
Documentos técnicos (1)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto