Imprimir página
La imagen solo tiene fines ilustrativos. Consulte la descripción del producto.
FabricanteMICRON
No. Parte FabricanteMT62F1G64D4EK-023 AAT:B
No. Parte Newark25AK7988
Hoja de datos técnicos
200 En Stock
¿Necesita más?
Envío el mismo día
Haga el pedido antes de las 9 p.m., hora estándar del este, para un envío normal
Cantidad | Precio en USD |
---|---|
1+ | $50.140 |
5+ | $50.140 |
10+ | $50.140 |
25+ | $50.140 |
50+ | $50.140 |
100+ | $50.140 |
Precio para:Cada
Mínimo: 1
Múltiple: 1
$50.14
Agregar número de pieza /nota de línea
Se agregó a su confirmación de pedido, factura y nota de envío solo para este pedido.
Este número se agregará a la confirmación del pedido, la factura, la nota de envío, el correo electrónico de confirmación y la etiqueta del producto.
Información del producto
FabricanteMICRON
No. Parte FabricanteMT62F1G64D4EK-023 AAT:B
No. Parte Newark25AK7988
Hoja de datos técnicos
Tipo de DRAMLPDDR5
Densidad de Memoria64
Densidad de DRAM64Gbit
Configuración Memoria DRAM1G x 64bit
Configuración de Memoria1G x 64bit
Frecuencia Max de Reloj4.266
Frecuencia de Reloj-
Estuche / Paquete CIFBGA
Memoria, TipoFBGA
No. de Pines441Pines
Tensión de Alimentación Nom.-
Tiempo de Acceso-
IC, MontajeSurface Mount
Temperatura de Trabajo Mín.-40
Temperatura de Trabajo Máx.105
Rango de Producto-
Sustancia Extremadamente Preocupante (SVHC)No SVHC (17-Jan-2023)
Resumen del producto
La MT62F1G64D4EK-023 AAT:B es una SDRAM LPDDR5 móvil.
- Arquitectura: Ancho de banda máximo de 17.1GB/s por canal, CKR seleccionable (WCK:CK = 2:1 o 4:1)
- Rango de Frecuencia: 1067–5MHz (rango de velocidad de datos por pin: 8533–40Mb/s con WCK:CK = 4:1)
- Interfaz de datos: canal/matriz x16 único, entrada de dirección/comando con velocidad de datos doble
- Relojes de comando diferenciales (CK-t/CK-c) para operación de alta velocidad, relojes de datos diferenciales
- Arquitectura de precarga de 16n bits o 32n bits
- Arquitectura de banco: Se admiten modos de 8 bancos (8B), grupo de bancos (BG) y 16 bancos (16B)
- Longitudes de ráfaga seleccionables por comando (BL = 16 o 32) en modo de grupo de bancos o de 16 bancos
- Autoactualización de matriz parcial (PASR) y actualización automática de matriz parcial (PAAR) con máscara de segmento
- Densidad total de 8GB (64Gb), velocidad de datos de 8533Mb/s por pin, certificación AEC-Q100
- Paquete TFBGA de 441 bolas, temperatura de funcionamiento -40°C ≤ Tc ≤ +105°C
Especificaciones técnicas
Tipo de DRAM
LPDDR5
Densidad de DRAM
64Gbit
Configuración de Memoria
1G x 64bit
Frecuencia de Reloj
-
Memoria, Tipo
FBGA
Tensión de Alimentación Nom.
-
IC, Montaje
Surface Mount
Temperatura de Trabajo Máx.
105
Sustancia Extremadamente Preocupante (SVHC)
No SVHC (17-Jan-2023)
Densidad de Memoria
64
Configuración Memoria DRAM
1G x 64bit
Frecuencia Max de Reloj
4.266
Estuche / Paquete CI
FBGA
No. de Pines
441Pines
Tiempo de Acceso
-
Temperatura de Trabajo Mín.
-40
Rango de Producto
-
Documentos técnicos (1)
Legislación y medioambiente
US ECCN:EAR99
EU ECCN:Unknown
Conforme a RoHS:Sí
RoHS
Cumplimiento de ftalatos con respecto a la restricción de sustancias peligrosas (RoHS):Sí
RoHS
Valor de sustancia extremadamente preocupante:No SVHC (17-Jan-2023)
Descargue el certificado de cumplimiento del producto
Certificado de conformidad del producto