¿Necesita más?
Cantidad | Precio en USD |
---|---|
1+ | $21.300 |
10+ | $15.340 |
25+ | $14.000 |
50+ | $12.980 |
100+ | $12.510 |
250+ | $12.440 |
500+ | $12.430 |
Información del producto
Resumen del producto
CI de distribución de reloj AD9511 de 1.2GHz. Proporciona una función IC de distribución de reloj de salida múltiple junto con un núcleo PLL en chip. El diseño enfatiza la baja fluctuación y el ruido de fase para maximizar el rendimiento del convertidor de datos. Otras aplicaciones con exigentes requisitos de fluctuación y ruido de fase también se benefician de esta parte. La sección PLL consta de un divisor de referencia programable, un detector de frecuencia de fase de bajo ruido, una bomba de carga de precisión y un divisor de retroalimentación programable. Al conectar un VCXO o VCO externo a los pines CLK2/CLK2B, se pueden sincronizar frecuencias de hasta 1.6GHz con la referencia de entrada. Cada salida tiene un divisor programable que se puede omitir o configurar para dividir por cualquier número entero hasta 32. La aplicación incluye baja fluctuación, distribución de reloj de bajo ruido de fase, reloj ADC de alta velocidad, DAC, DDS, DDC, DUC, MxFE, transceptores inalámbricos de alto rendimiento, instrumentación de alto rendimiento e infraestructura de banda ancha.
- Núcleo de bucle de bloqueo de fase de bajo ruido de fase, preescalador programable de módulo dual
- Corriente de bomba de carga programable (CP), selección de fase para ajuste de retardo aproximado de salida a salida
- Ajuste de retardo fino en 1 salida LVDS/CMOS, puerto de control serie
- Rango de frecuencia de entrada de 0 a 250MHz (VS=3.3V ± 5%, VS ≤ VCPS ≤ 5.5V, TA=25°C, típ.)
- La sensibilidad de entrada típica es de 150 mV p-p (VS=3.3V ±5%, VS ≤ VCPS ≤ 5.5V, TA=25 °C, típico)
- La frecuencia máxima de entrada de PFD es de 100MHz (ancho de pulso de contragolpe de hormiga 0Dh<lt/>1:0<gt/>=01b)
- El valor alto típico es 4.8mA (con CPRSET=5.1kohm, VS=3.3V ±5%, VS ≤ VCPS ≤ 5.5V, TA=25°C, típ.)
- La frecuencia de entrada máxima es de 1.6GHz (las frecuencias <gt/> 1200MHz o 800MHz requieren una división mínima entre 2)
- La frecuencia de salida máxima es de 1200MHz (VS=3.3V ±5%, VS ≤ VCPS ≤ 5.5V, TA=25 °C, típ.)
- Paquete LFCSP de 48 conductores, rango de temperatura de -40°C a +85°C
Notas
Los productos ADI solo están autorizados (y vendidos) para su uso por parte del cliente y no deben revenderse ni transmitirse de otro modo a ningún tercero.
Especificaciones técnicas
Clock Distribution, Divider
5Salidas
3.465
48Pines
85
-
No SVHC (21-Jan-2025)
1.2
3.135
LFCSP
-40
-
MSL 3 - 168 hours
Documentos técnicos (3)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto