¿Necesita más?
| Cantidad | Precio en USD |
|---|---|
| 1+ | $14.570 |
| 5+ | $14.570 |
| 10+ | $14.570 |
| 25+ | $14.570 |
| 50+ | $14.570 |
| 120+ | $14.570 |
| 300+ | $14.570 |
Información del producto
Resumen del producto
A3P125-TQG144 ProASIC3, la familia de FPGA flash Microsemi de tercera generación, ofrece rendimiento, densidad y características más allá de las de la familia ProASICPLUS®. La tecnología flash no volátil brinda a los dispositivos ProASIC3 la ventaja de ser una solución segura, de bajo consumo, de un solo chip y de encendido instantáneo. ProASIC3 es reprogramable y ofrece beneficios de tiempo de comercialización a un costo unitario de nivel ASIC. Estas características permiten a los diseñadores crear sistemas de alta densidad utilizando herramientas y flujos de diseño ASIC o FPGA existentes. Los dispositivos ProASIC3 ofrecen 1 kbit de almacenamiento FlashROM no volátil, reprogramable y en chip, así como circuitos de acondicionamiento de reloj basados en un bucle de bloqueo de fase (PLL) integrado. El dispositivo A3P125 no admite PLL ni RAM. Los dispositivos ProASIC3 tienen hasta 1 millón de puertas de sistema, compatibles con hasta 144 kbits de SRAM de doble puerto real y hasta 300 E/S de usuario. Los dispositivos ProASIC3 admiten el procesador ARM Cortex-M1.
- 125,000 puertas del sistema
- Paquete plano cuádruple delgado (paso de 0.019 pulgadas)
- Aplicación comercial (rango de temperatura) (temperatura de unión de 0 °C a +85 °C)
- 1,024 macroceldas equivalentes típicas
- 96 E/S de usuario máximo, 2 bancos de E/S, ISP seguro (AES)
- FlashROM de 1 Kbits, RAM de 36Kbits (1,024 bits)
- Soporte de procesador ARM en FPGA ProASIC3
- Enrutamiento segmentado y jerárquico y estructura de reloj
- Voltaje central para baja potencia, soporte para sistemas de solo 1.5V, interruptores flash de baja impedancia
- Prueba de escaneo de límites IEEE 1149.1 (JTAG), paquetes compatibles con pines en toda la familia ProASIC3
Notas
El dispositivo no incluye licencia para implementar IP basada en la cartera de patentes de Cryptography Research, Inc. (CRI).
Especificaciones técnicas
FPGA basada en flash
TQFP
-
130nm (CMOS)
0
ProASIC3 A3P125
MSL 3 - 168 hours
PLL
1.425
3.3
100E/S's
1024
350
1024
144Pines
100E/S's
Surface Mount
85
-
No SVHC (25-Jun-2025)
1.575
ProASIC3
TQFP
-
-
36
Documentos técnicos (2)
Legislación y medioambiente
RoHS
RoHS
Certificado de conformidad del producto