Imprimir página
La imagen solo tiene fines ilustrativos. Consulte la descripción del producto.
FabricanteMICRON
No. Parte FabricanteMT46H128M16LFDD-48 IT:C
No. Parte Newark80AH8081
Hoja de datos técnicos
Disponible para realizar pedido
Avísenme cuando vuelva a estar en stock
Cantidad | Precio en USD |
---|---|
1+ | $12.880 |
10+ | $11.960 |
25+ | $11.590 |
50+ | $11.300 |
100+ | $11.030 |
250+ | $10.670 |
500+ | $10.390 |
Precio para:Cada
Mínimo: 1
Múltiple: 1
$12.88
Agregar número de pieza /nota de línea
Se agregó a su confirmación de pedido, factura y nota de envío solo para este pedido.
Este número se agregará a la confirmación del pedido, la factura, la nota de envío, el correo electrónico de confirmación y la etiqueta del producto.
Información del producto
FabricanteMICRON
No. Parte FabricanteMT46H128M16LFDD-48 IT:C
No. Parte Newark80AH8081
Hoja de datos técnicos
Tipo de DRAMLPDDR móvil
Densidad de DRAM2Gbit
Densidad de Memoria2
Configuración de Memoria128M x 16bit
Configuración Memoria DRAM128M x 16bit
Frecuencia Max de Reloj208
Frecuencia de Reloj208MHz
Memoria, TipoVFBGA
Estuche / Paquete CIVFBGA
No. de Pines60Pines
Tensión de Alimentación Nom.1.8
Tiempo de Acceso4.8ns
IC, MontajeSurface Mount
Temperatura de Trabajo Mín.-40
Temperatura de Trabajo Máx.85
Rango de Producto-
Sustancia Extremadamente Preocupante (SVHC)No SVHC (17-Jan-2023)
Resumen del producto
MT46H128M16LFDD-48 IT:C 2Gb mobile low-power DDR SDRAM is a high-speed CMOS, dynamic random-access memory containing 2,147,483,648 bits. It is internally configured as a quad-bank DRAM. Each of the x16’s 536,870,912-bit banks is organized as 16,384 rows by 2048 columns by 16 bits. Each of the x32’s 536,870,912-bit banks is organized as 16,384 rows by 1024 columns by 32 bits.
- VDD/VDDQ = 1.70 - 1.95V, bidirectional data strobe per byte of data (DQS)
- Internal, pipelined double data rate (DDR) architecture; two data accesses per clock cycle
- Differential clock inputs (CK and CK#), commands entered on each positive CK edge
- DQS edge-aligned with data for READs; centeraligned with data for WRITEs
- 4 internal banks for concurrent operation, data masks (DM) for masking write data; one mask per byte
- Concurrent auto precharge option is supported, auto refresh and self refresh modes
- 1.8V LVCMOS-compatible inputs, temperature-compensated self refresh (TCSR)²
- Partial-array self refresh, deep power-down, status read register (SRR), clock stop capability
- 64ms refresh; 32ms for the automotive temperature range, selectable output drive strength (DS)
- 60-ball VFBGA package, industrial operating temperature range from -40°C to +85°C
Especificaciones técnicas
Tipo de DRAM
LPDDR móvil
Densidad de Memoria
2
Configuración Memoria DRAM
128M x 16bit
Frecuencia de Reloj
208MHz
Estuche / Paquete CI
VFBGA
Tensión de Alimentación Nom.
1.8
IC, Montaje
Surface Mount
Temperatura de Trabajo Máx.
85
Sustancia Extremadamente Preocupante (SVHC)
No SVHC (17-Jan-2023)
Densidad de DRAM
2Gbit
Configuración de Memoria
128M x 16bit
Frecuencia Max de Reloj
208
Memoria, Tipo
VFBGA
No. de Pines
60Pines
Tiempo de Acceso
4.8ns
Temperatura de Trabajo Mín.
-40
Rango de Producto
-
Documentos técnicos (2)
Alternativas para el número de pieza MT46H128M16LFDD-48 IT:C
1 producto (s) encontrado (s)
Legislación y medioambiente
US ECCN:Unknown
EU ECCN:Unknown
Conforme a RoHS:Sí
RoHS
Cumplimiento de ftalatos con respecto a la restricción de sustancias peligrosas (RoHS):Sí
RoHS
Valor de sustancia extremadamente preocupante:No SVHC (17-Jan-2023)
Descargue el certificado de cumplimiento del producto
Certificado de conformidad del producto